2007/08

1º Semestre de 2007/2008

Bernardo Cunha, José Luís Azevedo, Arnaldo Oliveira

Universidade de Aveiro

Slide 19&20 - 1

## Arquitectura de Computadores I

2007/08

#### **Aulas 19&20**

Limitações das arquitecturas *single cycle*Versão de referência de uma arquitectura *multicycle*Exemplos de funcionamento numa arquitectura *multicycle* 

Universidade de Aveiro

2007/08

#### Limitações das soluções single-cycle

Consideremos os seguintes valores hipotéticos para os tempos de atraso introduzidos por cada um dos elementos operativos do datapath single cycle:

Acesso à memória para leitura/escrita (MEM):

• Acesso ao "register file" para leitura/escrita (REG): 3ns

Operação da ALU (ALU):

Operação de um somador (SOM):

• Multiplexers e restantes elementos operativos: Ons

Unidade de controlo (CNT):

Universidade de Aveiro

Slide 19&20 - 3

### Arquitectura de Computadores I

2007/08

#### Limitações das soluções single-cycle

Como discutíramos já anteriormente, a frequência máxima do relógio de sincronização está limitada pelo tempo de execução da instrução mais longa.

Os tempos de execução das várias instruções suportadas pelo datapath single cycle corresponderá assim ao somatório dos atrasos introduzidos por cada um dos elementos operativos envolvidos na execução da instrução.

Note-se que apenas os elementos operativos que se encontram em série contribuem para aumentar o tempo necessário para concluir a execução da instrução.

Universidade de Aveiro

2007/08

#### Limitações das soluções single-cycle

Considerando os valores dos tempos de atraso que admitíramos anteriormente, os tempos de execução das várias instruções suportadas pelo datapath single cycle serão:

Instruções tipo R: MEM + REG + ALU + REG = 15ns
Instruções de *load*: MEM + REG + ALU + MEM + REG = 20ns
Instruções de *store*: MEM + REG + ALU + MEM = 17ns
Instruções de *branch* condicional:MEM + REG + ALU = 12ns
Instruções de *jump*: MEM + CNT = 6ns

Universidade de Aveiro

Slide 19&20 - 5

## Arquitectura de Computadores I

2007/08

#### Limitações das soluções single-cycle

Face à análise anterior, a máxima frequência de trabalho seria:

$$F_{max} = 1 / 20ns = 50MHz$$

Com a mesma tecnologia, contudo, uma multiplicação ou divisão poderia demorar um tempo da ordem dos 150ns.

Para poder suportar uma ALU com capacidade para efectuar operações de multiplicação/divisão, a frequência de relógio máxima do nosso *datapath* baixaria para **6.66Mhz**.

Esta frequência máxima limitaria a eficiência de todas as outras instruções, mesmo que as instruções de multiplicação ou divisão sejam raramente utilizadas.

Universidade de Aveiro

2007/08

#### Limitações das soluções single-cycle

As conclusões a tirar serão portanto:

- Num datapath que suporte instruções com complexidade variável, é a instrução mais lenta que determina a máxima frequência de trabalho, mesmo que seja um instrução pouco frequente. (Uma solução possível, mas tecnicamente muito complicada, seria usar um relógio de frequência variável, ajustável em função da instrução que vai ser executada).
- Elementos operativos que estejam envolvidos na execução de uma mesma instrução não podem ser agrupados (ex: memória de instruções e de dados, ALU e somadores, ...)

Universidade de Aveiro

Slide 19&20 - 7

### Arquitectura de Computadores I

2007/08

#### Alternativa às soluções single-cycle

- Em vez de desenvolver uma estratégia baseada num relógio de frequência variável, é preferível abdicar do princípio de que todas as instruções devem ser executadas num único ciclo de relógio.
- Em alternativa, as várias instruções que compõem o set de instruções podem ser acomodadas num número variável de ciclos de relógio, por forma a que, em cada ciclo, apenas seja executada uma operação básica suportada por um único elemento operativo fundamental – memória, file register e ALU.
- Desta forma, o período de relógio fica apenas limitado pelo maior dos tempos de atraso de cada um dos elementos operativos.

Universidade de Aveiro

2007/08

#### Alternativa às soluções single-cycle

Para os tempos de atraso que consideráramos anteriormente, a máxima frequência de relógio seria assim:

$$F_{max} = 1 / MEM = 1 / 5ns = 200MHz$$

Uma outra vantagem duma solução *multicycle* é que um mesmo elemento operativo pode ser utilizado no contexto da execução duma mesma instrução desde que em ciclos de relógio distintos.

É o caso da memória externa – que poderá ser partilhada por instruções e dados, ou da ALU, que poderá ser usada para calcular o valor de PC+4, os endereços alvo dos *branches* ou as operações aritméticas e lógicas correspondentes à instrução em curso.

Universidade de Aveiro

Slide 19&20 - 9

# Arquitectura de Computadores I

2007/08

### O *Datapath Multicycle* (sem as instruções de salto)



- · Uma única memória para programa e dados
- Uma única ALU (em vez de uma ALU e dois somadores)

Universidade de Aveiro









2007/08

| Sinal       | Efeito quando não activo                                          | Efeito quando activo                                                                                            |  |
|-------------|-------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|--|
| MemRead     | Nenhum                                                            | o conteúdo da memória no endereço ndicado é apresentado à saída                                                 |  |
| MemWrite    | Nenhum                                                            | O conteúdo do registo de memória cujo<br>endereço é fornecido é substituido pelo<br>valor apresentado à entrada |  |
| ALUSeIA     | O primeiro operando da ALU é o PC                                 | O primeiro operando da ALU provém do registo indicado no campo rs                                               |  |
| RegDst      | O endereço do registo destino provém do campo rt                  | O endereço do registo destino provém do campo rd                                                                |  |
| RegWrite    | Nenhum                                                            | O registo indicado no endereço de escrita<br>é alterado pelo valor presente na entrada<br>de dados              |  |
| MemtoReg    | O valor apresentado para escrita no registo destino provém da ALU | O valor apresentado na entrada de dados<br>dos registo internos provém da memória<br>externa                    |  |
| lorD        | O PC é usado para fornecer o endereço à memória externa           | A saída da ALU é usada para providencia<br>um endereço para a memória externa                                   |  |
| IRWrite     | Nenhum O valor lido da memória externa o no Instruction Register  |                                                                                                                 |  |
| PCWrite     | Nenhum                                                            | O PC é actualizado incondicionalmente na<br>próxima transição activa do sinal de<br>relógio                     |  |
| PCWriteCond | Nenhum                                                            | O PC é actualizado <u>condicionalmente</u> na<br>próxima transição activa do relógio                            |  |

Universidade de Aveiro

Slide 19&20 - 15

# Arquitectura de Computadores I

2007/08

| Sinal    | Valor | Efeito                                                                                                                |
|----------|-------|-----------------------------------------------------------------------------------------------------------------------|
| ALUSeIB  | 00    | A segunda entrada da ALU provém do registo indicado pelo campo rt                                                     |
|          | 01    | A segunda entrada da ALU é a constante 4                                                                              |
|          | 10    | A segunda entrada da ALU a versão de sinal extendido dos 16 bits menos significativos do IR                           |
|          | 11    | A segunda entrada da ALU a versão de sinal extendido e deslocada de dois bits, dos 16 bits menos significativos do IR |
| ALUOp    | 00    | ALU efectua uma adição                                                                                                |
|          | 01    | ALU efectua uma subtracção                                                                                            |
|          | 10    | O campo "function code" da instrução determina qual a operação da ALU.                                                |
|          | 00    | O valor do PC é actualizado com o resultado da ALU (IF)                                                               |
| PCSource | 01    | O valor do PC é actualizado com o resultado da AluOut (Branch)                                                        |
| resource | 10    | O valor do PC é actualizado com o valor target do Jump                                                                |
|          | 11    | Não usado                                                                                                             |

Universidade de Aveiro

2007/08

#### O Datapath Multicycle

A arquitectura multicycle do MIPS adopta um ciclo de instrução composto por cinco passos distintos, cada uma deles executado em 1 ciclo de relógio:

- 1. Instruction fetch e cálculo de PC+4
- 2. Instruction decode, register fetch e cálculo do branch target address
- 3. Execução da instrução (instruções tipo R) ou cálculo do endereço de memória (instr. acesso à memória) ou conclusão da instrução *branch*
- 4. Acesso à memória (LW) ou conclusão das instruções SW ou tipo R
- 5. Write-back (conclusão da instrução de leitura da memória)

A distribuição das operações por estes 5 passos tenta distribuir equitativamente o trabalho a realizar em cada ciclo. Assim, estes passos reflectem o pressuposto de que durante um ciclo de relógio apenas seja possível efectuar uma das seguintes operações:

- Um acesso à memória externa (escrita ou leitura)
- Um acesso ao *file register* (escrita ou leitura)
- Uma operação da ALU

Universidade de Aveiro

Slide 19&20 - 17

### Arquitectura de Computadores I

2007/08

#### O Datapath Multicycle

Este modelo multi ciclo corresponde (com algumas adaptações) a um diagrama de fluxo que já observámos na segunda aula!



Universidade de Aveiro





#### Arquitectura de Computadores I 2007/08 O Datapath Multicycle As operações realizadas no final (transição activa do relógio) de cada um dos cinco passos: Acção p/ instruções que referenciam Passo Acção p/ as R-Type Acção p/ os branches a memória IR = Memory[PC] Instruction fetch PC = PC + 4A = Reg[ IR[25:21] ] Instruction decode/register B = Reg[ IR[20:16] ] ALUOut = PC + (sign extended( IR[15:0] ) << 2) Execução, cálculo If (A == B) then de endereços e ALUOut = A op B ALUOut = A + sign-extended(IR[15:0])) PC = ALUOut conclusão dos branches Acesso à Reg[ IR[15:11] ] = ALUOU | MDH = INTERIORY[ALUOUT] = B MDR = Memory[ALUOut] ou memória ou conclusão das instruções tipo R Reg[ IR[20:16] ] = MDR Write-back Universidade de Aveiro Slide 19&20 - 21





2007/08

Nos exemplos que se seguem, as cores indicam o estado, o valor ou a utilização dos sinais de controlo, barramentos e elementos de estado.

O significado atribuído a cada cor é o seguinte:

Sinais de controlo:

 $vermelho \rightarrow 0$ 

 $\text{verde} \rightarrow \text{diferente de zero}$ 

cinzento  $\rightarrow$  "don't care"

Barramentos:

azul → Activos no contexto da instrução

preto → Não activo no contexto da instrução

Elementos de estado:

fundo branco → Não usados no contexto da instrução

fundo de cor → Usados no contexto da instrução

Universidade de Aveiro





































